一种低抖动、快速锁定的CMOS时钟占空比调整电路的制作方法

文档序号:14452244阅读:来源:国知局

技术特征:

技术总结
本发明公开了一种低抖动、快速锁定的CMOS时钟占空比调整电路,该电路包括时钟接收电路、时钟沿组合器、积分器、延迟单元和启动电路;所述时钟接收电路与时钟沿组合器连接;所述时钟沿组合器分别与时钟接收电路、积分器、延迟单元和启动电路连接;所述积分器与时钟沿组合器和延迟单元连接;所述延迟单元与时钟沿组合器和积分器连接。本电路基于DLL的原理,只对时钟下降沿进行调制,通过对输入时钟信号边沿的检测从而通过反馈回路对输入时钟信号下降沿进行延迟控制,从而得到50%占空比的时钟输出信号。最突出的特点就是低抖动,快速锁定,从而大幅降低电路复杂度。

技术研发人员:晋超超;周津;王晓璐;付彦淇;何全
受保护的技术使用者:天津津航计算技术研究所
技术研发日:2017.12.15
技术公布日:2018.05.18
当前第2页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1