一种显示解码板的EMI抑制电路的制作方法

文档序号:14185407阅读:1844来源:国知局
一种显示解码板的EMI抑制电路的制作方法

本实用新型属于显示解码板技术领域,尤其涉及一种显示解码板的EMI抑制电路。



背景技术:

随着信息技术的发展,及人们生活水平的提升,显示设备的应用越来越广泛,如显示器,电视机,广告机等,人们对显示设备品质的要求也相应提高。而EMI测试,对于显示设备的相关强制的认证来说是一个必测项目,更影响到使用者的身心健康。影响一台显示设备EMI的因素有很多,而由排线引起的EMI超标也是常见因素,特别是系统比较复杂的板卡,所接的排线较多,例如主板与电源(背光驱动)板的连接线;与外部烧录治具更新软件预留用的USB连接线,及I2C;外接喇叭用的排线等。

为了抑制排线引起的EMI问题,现有的方法一般通过在排线上加一个磁环或把排线用导电布/铝箔包好,或者用导电布/铝箔把出线口“封死”,上述的方法虽然可以降低EMI辐射,但会增加整体加工的难度,增加生产成本,且EMI抑制效果的一致性不好保证。



技术实现要素:

本实用新型的目的在于提供一种显示解码板的EMI抑制电路,旨在解决传统的技术方案中存在的抑制排线引起的EMI问题时会增加整体加工的难度,增加生产成本,且EMI抑制效果的一致性不好保证的问题。

一种显示解码板的EMI抑制电路,所述显示解码板设有接口连接器,所述EMI抑制电路与所述接口连接器连接,所述EMI抑制电路包括:磁珠和电容,所述磁珠串联在所述接口连接器的信号走线上,所述电容的第一端连接所述磁珠的一端,所述电容的第二端接地。

进一步,所述磁珠的的功率与所述接口连接器的信号走线的信号的功率相匹配。

进一步,所述EMI抑制电路设置于所述显示解码板的边缘区域。

进一步,所述EMI抑制电路靠近所述接口连接器设置。

进一步,所述磁珠的阻抗值和所述电容的大小与所述接口连接器的信号走线的信号的频率相匹配。

进一步,所述磁珠为贴片式磁珠。

上述的显示解码板的EMI抑制电路通过连接在接口连接器的电容和磁珠,对接口连接器的走线信号进行滤波处理,从而有效降低接口连接器处产生的EMI辐射,且电路结构简单,成本低,有效提升组装效率,提高显示解码板EMI效果的一致性。

附图说明

图1为本实用新型一实施例提供的显示解码板的EMI抑制电路的电路原理图;

图2为本实用新型另一实施例提供的显示解码板的EMI抑制电路的电路原理图。

具体实施方式

为了使本实用新型的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本实用新型进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本实用新型,并不用于限定本实用新型。

如图1和图2所示,一种显示解码板的EMI抑制电路,显示解码板设有连接器,EMI抑制电路与连接器连接,EMI抑制电路包括:磁珠FB和电容C,磁珠FB串联在与所述接口连接器连接的信号走线上,电容C的第一端连接的一端,电容C的第二端接地。通过上述的EMI抑制电路,有效抑制显示解码板在连接器端引起的EMI辐射。

如图1所示,为显示解码板的第一接口连接器11的电路原理图,接口连接器包括5个连接脚,5条信号走线分别与第一接口连接器11的5个连接脚连接,其中,与第一接口连接器11的其中4个连接脚连接的4条信号走线KEY1、KEY2、LED_G和LED_R分别连接一EMI抑制电路,每一上述的EMI抑制电路包括磁珠FB1和电容C1,磁珠FB1串联在KEY1信号走线上,电容C1的第一端连接在磁珠FB1靠近接口连接器的一端,电容C1的第二端接地。通过该EMI抑制电路,有效的减少接口连接器端对外部的EMI辐射或者信号走线中的信号本身引起的EMI辐射。

如图2所示,为显示解码板的第二接口连接器12的电路原理图,第二接口连接器包括12个连接脚端子12条信号走线分别与第二接口连接器12的12个连接脚连接,其中,与第一连接脚连接信号走线连接一EMI抑制电路,EMI抑制电路包括磁珠和电容,磁珠FB2串联在共接后信号走线上,电容C2的第一端连接在磁珠FB2远离第二接口连接器12的一端,电容C2的第二端接地。第十连接脚、第十一连接脚和第十二连接脚传输的信号相同,将与第十引脚、第十一引脚和第十二引脚分别连接信号走线共接后再连接一EMI抑制电路,具体的,EMI抑制电路包括磁珠和电容,磁珠FB3串联在共接后信号走线上,电容C3的第一端连接在磁珠FB3远离第二接口连接器12的一端,电容C3的第二端接地。

进一步,本实用新型实施例中的磁珠FB为贴片式磁珠,满足小型化和轻量化的要求,以方便磁珠FB在显示解码板上的布置,且在射频噪声频率范围内具有高阻抗,能有效消除信号走线中的电磁干扰。若信号走线中的信号为电源信号或者大功率信号,在选择磁珠FB时,磁珠FB的功率与信号走线中的信号的功率要相互匹配,防止磁珠FB烧坏,导致电路失效。同样,若信号走线中的信号为高频信号,在选择磁珠FB和电容C时,磁珠FB的阻抗值和电容C的大小与连接器的走线的信号的频率相匹配,防止EMI抑制电路对信号走线中的高频信号造成过大的衰减,影响信号走线中的高频信号的信号质量。在本实施例中,EMI抑制电路设置于显示解码板的边缘区域,且EMI抑制电路尽量靠近接口连接器设置,使得EMI抑制电路的抑制效果更佳优良。

以上所述仅为本实用新型的较佳实施例而已,并不用以限制本实用新型,凡在本实用新型的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本实用新型的保护范围之内。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1