用于保护两线电流环路的至少一个部件的电路布置的制作方法_3

文档序号:9602776阅读:来源:国知局
骤3)中,微控制器9将“复位短路”信号输出到比较器5的第一输入E1。
[0043]如果上述方法步骤执行至少一次,优选三次,则微控制器9不再输出“复位短路”信号。在这种情况下,有利的是,在临时产生的且可校正的错误的情况下,装置可以进一步起作用。如果微控制器9不再输出“复位短路”信号,则时钟信号T借助于逻辑元件8永久地断开。优选地,微控制器9然后输出错误报告。例如,微控制器9可以经由电路(未示出)激活红色的发光二极管(即,“LED”)。
[0044]图3以框图形式示出本发明的电路布置的实施例的第三示例。与图2中所示的实施例的示例不同,在图3中,来自微控制器9的路径P9 “复位短路”连接到逻辑元件8。在这样的情况下,“复位”功能直接被构建到逻辑元件8。例如,“复位短路”路径P9可以连接到逻辑元件8中的单稳态触发器(即,单稳多谐振荡器)。
[0045]现在将基于图4a_d中所呈现的时钟信号T的示意性表征更详细地描述图2和图3中所示的电路布置的操作,其中,针对如图2中所示电路布置中的四个不同的采样位置A、B、C、D示出时钟信号T的不同的信号形式。
[0046]在时间点T。,电路布置处于正常操作。图4a示出二极管4的阳极上的电压的表征。二极管4的阳极上的电压受到二极管4的导通状态压降的限制。因此,二极管的阳极上的电压被阻止超过在图4中被示出为虚线的阈值S。
[0047]图4b示出经滤波的时钟信号TF作为来自滤波器元件7的输出。经滤波的时钟信号TF置于二极管的阳极上,其中,它受到二极管4的导通状态压降的限制。
[0048]由微控制器9提供的时钟信号T为矩形脉冲序列并且在图4c中被示出。逻辑元件8可以使时钟信号T通过,使得同一个信号转到开关3。到达开关3的信号在图4d中示出。
[0049]在时间点T1处,在图2和图3中所示的直流电路12中发生过电流状态。二极管4阻断。经滤波的时钟信号TF保持不变。这在图4b中示出。
[0050]图4a示出,二极管4的阳极上的电压或信号形式然后受到经滤波的时钟信号TF的控制。电压遵循经滤波的时钟信号TF的信号形式。电压超过比较器5的阈值S。
[0051]图4c中所示的时钟信号T保持不变。如上文已经描述的,时钟信号T可以不再通过逻辑元件8。如图4d中所示,在这种情况下,在开关3上不再存在时钟脉冲。因此,电流不再流入直流电路12中,并且电路布置的部件被保护免受过电流。
[0052]附图标记列表
[0053]1 -负载
[0054]2 -整流器
[0055]3 -开关
[0056]4- 二极管
[0057]5-比较器
[0058]6a、6b -第一电压源、第二电压源
[0059]7 -滤波器元件
[0060]8 -开关元件/逻辑元件
[0061]9 -时钟信号发生器/微控制器
[0062]10-开关元件/常闭开关
[0063]11-测量装置
[0064]12-直流电路
[0065]13 -栅极
[0066]14 -源极
[0067]15 -漏极
[0068]16 - AC/DC 电压源
[0069]KA_ 二极管的阴极
[0070]Α/Κ,/Ε!-取样点/ 二极管的阳极/比较器的第一输入
[0071]Ε2-比较器的第二输入
[0072]G/E3 -比较器的输出/逻辑元件的输入
[0073]G2-微控制器的输出
[0074]G3-逻辑元件的输出
[0075]P2 -状态短路路径
[0076]P7-来自滤波器的路径
[0077]P9 -复位短路保护路径
[0078]T -时钟信号
[0079]TF-经滤波的时钟信号
[0080]ΤΝ-时钟脉冲
[0081]B、C、D_ 采样点
[0082]S -阈值
【主权项】
1.一种电路布置,所述电路布置用于保护两线电流环路中的至少一个部件(3),所述两线电流环路与负载(1) 一起串联连接至AC/DC电流源(16),其中所述两线电流环路具有整流器(2)、时钟信号发生器(9)和开关(3),其中所述整流器(2)形成直流电路(12),其中所述开关(3)连接在所述直流电路(12)中,并且其中所述时钟信号发生器(9)将时钟信号(T)输出至所述开关(3)用于对所述直流电路(12)计时,其特征在于, 所述电路布置具有二极管(4),其中所述二极管(4)的导通方向从所述二极管(4)的阳极(KN)指向所述二极管⑷的阴极(KA),所述二极管(4)的所述阴极(KA)连接到所述直流电路(12),所述二极管⑷的所述阳极(KN)被供应有来自第一电压源(6a)的周期性的或恒定的电压,所述电压至少周期性地大于预定阈值(S),并且所述电路布置具有至少一个开关元件(10、8),所述至少一个开关元件(10、8)用于接通或断开所述时钟信号(T),其中所述开关元件(10、8)根据所述二极管(4)的所述阳极(KN)具有的所述电压与所述阈值(S)之间的比较结果使所述时钟信号(T)通过或阻断所述时钟信号(T)。2.根据权利要求1所述的电路布置,其特征在于,所述第一电压源^a)被实施为时钟信号发生器(9)。3.根据权利要求1所述的电路布置,其特征在于,所述二极管(4)的所述阳极(KN)连接到比较器(5)的第一输入(E1),并且可调节第二电压源(6b)连接到所述比较器(5)的第二输入(E2)。4.根据权利要求3所述的电路布置,其中,所述可调节第二电压源^b)包括分压器。5.根据权利要求3所述的电路布置,其特征在于,所述比较器(5)的输出(GJ与所述开关元件(8)连接,并且其中所述开关元件(8)是逻辑元件(8)。6.根据权利要求5所述的电路布置,其特征在于,所述逻辑元件(8)的输出(G3)与微控制器(9)相连接,其中所述微控制器(9)基于所述逻辑元件(8)的输出信号检测所述直流电路(12)中的过电流状态。7.根据权利要求6所述的电路布置,其特征在于,半导体开关连接在所述二极管(4)的所述阳极(KN)与地之间,其中所述微控制器(9)控制所述半导体开关,使得所述比较器(5)的所述第一输入(E1)上的所述电压短时间低于所述阈值(S)。8.根据权利要求1或2所述的电路布置,其特征在于,所述时钟信号发生器(9)被集成到所述控制器(9)中或被实施为单独的微控制器单元。9.根据权利要求1或2所述的电路布置,其特征在于,所述时钟信号(T)经由滤波器元件(7)置于所述二极管⑷的所述阳极(KN)上。10.根据权利要求3所述的电路布置,其特征在于,在所述比较器(5)的所述输出(GD与所述比较器(5)的所述第一输入(EJ之间提供反馈,其中所述反馈具有反馈二极管,所述反馈二极管用于将所述比较器(5)的所述第一输入(E1)上的所述电压保持高于所述阈值(5)。
【专利摘要】本发明涉及一种用于保护两线电流环路中的至少一个部件(3)的电路布置,该部件(3)与负载(1)一起串联连接至AC/DC电流源(16),其中,两线电流环路具有整流器(2)、时钟信号发生器(9)和开关(3),其中整流器(2)形成直流电路(12),其中开关(3)连接在直流电路(12)中,并且时钟信号发生器(9)将时钟信号T输出至开关(3)以便对直流电路(12)计时。本发明的特征在于,该电路布置具有二极管(4),其中二极管(4)的正向是从二极管(4)的阳极KN到二极管(4)的阴极KA,二极管(4)的阴极KA连接至直流电路(12),二极管(4)的阳极KN施加有来自第一电压源(6a)的周期性的或恒定的电压,并且该电压至少周期性地大于预设阈值S。
【IPC分类】H03K17/687, H03K17/082
【公开号】CN105359413
【申请号】CN201480038325
【发明人】贝恩德·施特鲁特, 于尔根·迈尔, 克里斯托夫·萨海
【申请人】恩德莱斯和豪瑟尔两合公司
【公开日】2016年2月24日
【申请日】2014年6月2日
【公告号】DE102013107088A1, EP3017543A1, US20160164511, WO2015000650A1
当前第3页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1