用于SerDes的基于小数N分频PLL的时钟恢复的制作方法

文档序号:17157413发布日期:2019-03-20 00:11阅读:来源:国知局

技术特征:

技术总结
本公开提供了用于SerDes的基于小数N分频PLL的时钟恢复。说明性的数字通信接收器和基于小数N分频锁相环的时钟恢复方法提供对任何所包括的相位插值器中的非线性度显著降低的灵敏度。一个接收器实施例包括:小数N分频锁相环、相位插值器、采样元件、相位检测器、相位控制滤波器和频率控制滤波器。相位插值器对来自小数N分频PLL的时钟信号施加可控的相移以向采样元件提供采样信号。相位检测器估计采样信号相对于模拟接收信号的定时误差。相位控制滤波器导出用于相位插值器的相位控制信号,相位插值器操作以最小化估计的定时误差的相位分量。频率控制滤波器以最小化估计的定时误差的频率偏移分量的方式导出频率控制信号,以减小插值器的相位旋转速率。

技术研发人员:高翔;钱浩立
受保护的技术使用者:默升科技集团有限公司
技术研发日:2018.05.31
技术公布日:2019.03.19
当前第2页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1