数字-模拟转换器以及数字-模拟转换装置的制造方法_4

文档序号:9355599阅读:来源:国知局
关组SWA1~"以及第一~第三开关SWA2~ e2分别被切换到第三 端子t3、t3'、t3"时,模拟分段A组、B组以及C组分别为不与输入数字输入信号的输入端 子、基准电压以及运算部1001连接的空闲阶段(empty phase)。
[0085] 在本实施方式所涉及的时间交叉DAC中的SCF 1000中,针对两部分独立的数据 (第奇数个数据和第偶数个数据)具备三个模拟分段A组、B组以及C组,通过始终准备在 时间上有余裕的采样电容组,能够使与两部分数据对应的模拟分段基于DWA进行轮流。
[0086] 作为数字数据向模拟分段的轮流方法,对于第奇数个数据,按照A组一B组一C组 的顺序轮流输入模拟分段,对于第偶数个数据,按照B组一C组一A组的顺序轮流输入模拟 分段,由此能够消除第奇数个与第偶数个的电容错配。对于转移到下一个模拟分段的定时, 在积分阶段结束时转移到下一个模拟分段并开始采样。既不是积分阶段也不是采样阶段的 模拟分段为空闲阶段,既不与基准电压连接也不与积分电容Ci连接。
[0087] 在图11中表示SCF 1000的动作的时序图。第五实施方式所涉及的SCF1000通 过针对原始的数据Din如图11所示那样将数据三分割为D IN1、DIN2、DIN3并分别输入到模拟分 段A组、B组以及C组,由此形成等效的结构。Φ3的H区间为追加的空闲阶段。对于D IN1, 以Φ 1、Φ 2、Φ 3的定时重复采样、积分、空闲阶段,被DA转换为V_。同样地,对于Din2,以 Φ1'、Φ2'、Φ3'的定时重复采样、积分、空闲阶段,被DA转换为V_,对于Din3,以Φ1"、 Φ 2' Φ 3"的定时重复采样、积分、空闲阶段,被DA转换为V_〇最终输出Vout为将V _、 Vqut2以及V 〇υτ3相加得到的数据。
[0088] 根据本实施方式,针对第偶数个和第奇数个这两部分数据,通过具备三个以上的 模拟分段而具有冗余性,对于模拟分段之间,通过基于DWA进行轮流也能够消除第奇数个 数据与第偶数个数据间的增益误差。
[0089] 此外,在第五实施方式中,仅准备了一组预备的模拟分段C组,但是也可以准备一 组以上。在该情况下,模拟分段的区域增大,能够进一步消除电容错配,实现高精度的时间 交叉动作。
[0090] 另外,在第三和第四实施方式中,示出了使用SCF 500的结构,但是也可以设为使 用第五实施例所涉及的SCF 1000的结构。
[0091] 附图标iP,说明
[0092] 100、700、800 :SCF型 Δ XDAC ;101、701、801 : Δ Σ 调制器;102、703、802 :DWA处理 部;103、300、500、1000:50?;301:模拟分段部 ;302、501、1001:运算部;702、803:2 抽头数 字 FIR ;SW1、SWA1、SWB1、SWa:采样开关组;Cs、Cs'、Cs" :采样电容组;SW2、SWA2、SWB2、SWc2:开 关;Ci :积分电容;COM :运算放大器;CAP :电容元件。
【主权项】
1. 一种数字-模拟转换器,其特征在于,具备: 第一模拟分段部,其包括第一采样开关组和第一采样电容组,上述第一采样电容组的 多个电容元件在采样阶段与第一数字信号的信号水平相应地被充电; 第二模拟分段部,其包括第二采样开关组和第二采样电容组,上述第二采样电容组的 多个电容元件在采样阶段与第二数字信号的信号水平相应地被充电;以及 运算部,其包括运算放大器和积分电容,在积分阶段,该运算部根据上述第一采样电容 组的各电容元件的充电电压或者上述第二采样电容组的各电容元件的充电电压来输出模 拟信号, 其中,在上述第一模拟分段部和上述第二模拟分段部中的一方的模拟分段部为上述采 样阶段时,另一方的模拟分段部为上述积分阶段。2. 根据权利要求1所述的数字-模拟转换器,其特征在于, 上述第一采样开关组在上述采样阶段被切换为将上述第一模拟分段部与输入上述第 一数字信号的输入端子及基准电压连接,在上述积分阶段被切换为将上述第一模拟分段部 与上述运算部连接, 上述第二采样开关组在上述采样阶段被切换为将上述第二模拟分段部与输入上述第 二数字信号的输入端子及基准电压连接,在上述积分阶段被切换为将上述第二模拟分段部 与上述运算部连接。3. -种数字-模拟转换装置,其特征在于,具备: A-2调制器; 数据加权平均处理部,其与上述A-2调制器电连接;以及 根据权利要求1或2所述的数字-模拟转换器,其与上述数据加权平均处理部电连接。4. 一种数字-模拟转换装置,其特征在于,具备: A-2调制器; 2抽头数字有限脉冲响应滤波器,其与上述A-2调制器电连接; 数据加权平均处理部,其与上述2抽头数字有限脉冲响应滤波器电连接;以及 根据权利要求1或2所述的数字-模拟转换器,其与上述数据加权平均处理部电连接。5. -种数字-模拟转换装置,其特征在于,具备: A-2调制器; 数据加权平均处理部,其与上述A-2调制器电连接; 2抽头模拟有限脉冲响应滤波器,其与上述数据加权平均处理部电连接;以及 根据权利要求1或2所述的数字-模拟转换器,其与上述2抽头模拟有限脉冲响应滤 波器电连接。6. -种数字-模拟转换器,其特征在于,具备: 三个以上的模拟分段部,各模拟分段部包括采样开关组和采样电容组,在采样阶段,模 拟分段部与输入数字信号的输入端子及基准电压连接,上述采样电容组的多个电容元件与 输入的上述数字信号的信号水平相应地被充电;以及 运算部,其包括运算放大器和积分电容,在积分阶段,该运算部与三个以上的上述模拟 分段部中的某一个上述模拟分段部连接,根据所连接的该模拟分段部的上述采样电容组的 各电容元件的充电电压来输出模拟信号, 其中,上述三个以上的模拟分段部被分别依次输入上述数字信号, 在上述三个以上的模拟分段部中的第一模拟分段部为采样阶段时,第二模拟分段部为 积分阶段,其它的模拟分段部为不与上述基准电压、上述输入端子以及上述运算部连接的 空闲阶段。7. 根据权利要求6所述的数字-模拟转换器,其特征在于, 上述三个以上的模拟分段部各自的上述采样开关组在上述采样阶段被切换为将上述 模拟分段部与输入上述数字信号的输入端子及基准电压连接,在上述积分阶段被切换为将 上述模拟分段部与上述运算部连接,在上述空闲阶段被切换为不将上述模拟分段部与上述 基准电压、上述输入端子以及上述运算部连接。8. -种数字-模拟转换装置,其特征在于,具备: A-2调制器; 数据加权平均处理部,其与上述A-2调制器电连接;以及 根据权利要求6或7所述的数字-模拟转换器,其与上述数据加权平均处理部电连接。
【专利摘要】本发明提供一种通过时间交叉DAC动作能够以比以往低的消耗电流实现ΔΣ的高OSR化的DA转换器。本发明的DA转换器的特征在于,具备:第一和第二模拟分段部,在该第一和第二模拟分段部中,采样电容组的多个电容元件在采样阶段与输入的数字信号的信号水平相应地分别被充电;以及运算部,其在积分阶段,根据第一或第二模拟分段部的采样电容组的各电容元件的充电电压来输出模拟信号,其中,在第一和第二模拟分段部中的一方的模拟分段部为采样阶段时,另一方的模拟分段部为积分阶段。
【IPC分类】H03M1/74
【公开号】CN105075127
【申请号】CN201480018604
【发明人】中钵达也, 中西纯弥
【申请人】旭化成微电子株式会社
【公开日】2015年11月18日
【申请日】2014年3月19日
【公告号】DE112014001646T5, WO2014156080A1
当前第4页1 2 3 4 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1